Cadence
此条目形似新闻稿,或带有过度的宣传性语调。 (2019年11月5日) |
此条目需要补充更多来源。 (2019年11月5日) |
益华电脑科技股份有限公司 | |
---|---|
公司类型 | 上市公司 |
股票代号 |
|
ISIN | US1273871087 |
成立 | 1988年 |
代表人物 | 陈立武, 执行长 |
总部 | 美国加利福尼亚州圣荷西 |
产业 | 电子设计自动化软体硬体IP |
营业额 | ▲ 18.16亿美元 (2016) |
净利润 | ▲ 2.03亿美元 (2016) |
员工人数 | >7,600 (2019)[1] |
网站 | cadence cadence |
益华电脑股份有限公司(Cadence Design Systems, Inc),或称楷登电子,成立于1988年,是电子设计自动化(EDA)软体与工程服务的厂商,主要提供积体电路设计(IC Design)、系统单晶片(SoC)、以及印刷电路板(PCB)所需的软体工具与矽智财(IP),涵盖电路设计、封装/PCB设计等各领域。
历史
公司起源
1988年,SDA Systems和ECAD两家公司于此年合并组成益华电脑股份有限公司,同年还收购了Ambit Design System。自1990年代起,透过内部开发以及多项并购行动,逐步建构包含布线、合成、以及硬体模拟等完整的设计解决方案。
并购计划
1999年,公司收购了Quickturn。2002年,收购IBM的硬体模拟业务;2003年,又收购了Get2Chip等业务。
2009年,陈立武(Lip-Bu Tan)成为现任执行长。2010年起,公司开始强化IP业务,当年度收购片上记忆体IP领先厂商Denali。
近年发展
2013年,收购可配置处理器IP厂商Tensilica最为重要,后陆续收购包括Cosmic Circuits、Evatronix的IP部门、以及Transwitch的HIS部门,建立完整IP产品组合。
因应智慧联网系统的快速发展,Cadence近年积极朝系统实现(System Design Enablement)方向移转,于2014年收购高阶合成(HLS)业者Forte Design System以及形式验证业者Jasper Design Automation。
2015年起,公司连续三年被财星杂志列为“百大最佳职场”。
产品
Cadence的电子设计自动化产品涵盖了电子设计的整个流程,包括:
• 客制IC技术 ─ Virtuoso平台,这是设计全自订积体电路所需的工具,包括原理图输入、行为建模(Verilog-AMS)、电路模拟、自订布局、实体验证、萃取等。主要用于混合讯号、RF标准单元的设计。
• 数位与签核技术 ─ RTL到GDS II建置,包括 Genus合成技术、Conformal正规等价验证、Joules功率分析、Innovus布局与绕线、Tempus时脉签核、Voltus功率完整性签核、Modus自动测试产生器。
• 系统与验证技术 ─ Cadence 验证套件,包括JasperGold形式验证、Xcelium模拟、Palladium Z1硬体模拟、Protium S1 FPGA原型制作、Perspec软体驱动测试、Indago除错、以及验证IP产品组合。
• 矽智财 ─ 设计IP解决方案锁定的领域包括记忆体/储存/高效能介面协定、以及适用于音讯、视觉、无线数据机、以及卷积式神经网路的Tensilica DSP处理器。
• PCB与封装技术 ─积体电路、封装与PCB的协同设计工具Allegro平台、PCB设计工具OrCAD/PSpice、以及系统级签核与介面遵循性的讯号与功率验证工具Sigrity。
• 特定应用解决方案 ─ 锁定汽车产业,提供从IP、工具、设计流程到谘询服务的完整解决方案,同时符合ISO 26262标准的设计流程均已建立,并可提供Cadence汽车安全设计套件。
同时,Cadence公司还提供设计方法论服务,帮助客户最佳化其设计流程,协助客户进入新的市场领域。
参考文献
- ^ Funding Universe. Funding Universe. [2011-10-09]. (原始内容存档于2011-09-10).