跳转到内容

至强融核

本页使用了标题或全文手工转换
维基百科,自由的百科全书
集成众核架构 (MIC)
设计公司Intel
指令集架构设计策略扩展了x86/x64的众核设计
通用暂存器x86-64寄存器
浮点寄存器512位SIMD向量寄存器

至强融核(Xeon Phi)协处理器,是首款英特尔集成众核(Many Integrated Core,MIC)架构产品。[1]用作高性能计算(HPC)的超级计算机服务器的加速卡。最多72个处理器核心,每个核心拥有4个超线程,最多288个线程,超线程无法关闭。与之竞争的是GPGPU(通用图形处理器)在HPC领域应用的普及。英特尔至强融核协处理器提供了类似于英特尔至强处理器编程环境的通用编程环境。多个英特尔至强融核协处理器可安装在单个主机系统中,这些协处理器可通过 PCIe 对等互连相互通信,不受主机的任何干扰。

历史

前身

前身为2006年[2]英特尔宣布的研发产品Larrabee的众核架构(many core architecture),这是基于P5微架构内核,每核4路超线程,512位SIMD,内部环形数据总线,扩展的高速缓存一致性的众核系统。Larrabee用于GPU产品的开发于2010年5月终止。[3]

2009年开始的英特尔的Single-chip Cloud Computer英语Single-chip Cloud Computer多核微处理器原型,[4]这是用于云计算数据中心在单芯片上部署多核(原型为48核),硬件支持对每核的频率与电压控制以最大化能耗效用,还有mesh网络用于片间通信。该设计缺乏高速缓存一致性内核,主要用于使设计适用于很多核的情形。[5]

2007年披露的Teraflops Research Chip英语Teraflops Research Chip研究项目[6]是片上80核,每核2套浮点单元,非x86实现而是96位超长指令字架构。[7]该项目研究了核间通信方法、片上能耗管理,获得了1.01 TFLOPS在3.16 GHz功率62 W。[8][9]

至强融核的原型Knights Ferry

英特尔 集成众核(Many Integrated Core,MIC)原型板,命名为Knights Ferry于2010年5月31日发布。该产品源于Larrabee项目与英特尔其他研究包括 Single-chip Cloud Computer[10][11]

该产品在一块PCIe板上布设了有序的32颗1.2 GHz处理器核心,每核4线程,2 GB GDDR5板上内存,[12],8 MB coherent L2高速缓存(每核256 KB以及32 KB L1代码高速缓存,32 KB L1数据高速缓存),功耗~300 W,[12],使用45 nm制程。[13]板上的Aubrey Isle内核控制 1,024位宽的环形总线(双向512位)连接各核与主内存。[14]单板性能超过750 GFLOPS。[13]原型板仅支持单精度浮点数指令。[15]

最初用户包括欧洲核子研究组织韩国科学技术情报研究院英语Korea Institute of Science and Technology Information莱布尼兹超级计算中心英语Leibniz Supercomputing Centre。硬件厂商包括IBM, SGI, HP, Dell等。[16]

第一代产品

第一批至强融核的研发代号为Knights Corner,2011年公布,使用22纳米制程3维三栅极结构晶体管[10][13]继承了Larrabee的每核4路SMT线程,512位SIMD单元,32KB L1 指令cache,32KB L1数据cache,一致的L2cache(每核512 KB),每个核心专用的二级高速缓存由全局分布的 (global-distributed) 标签目录(TD)保持完全一致;16套内存控制器均匀分布在环上,连接片上的GDDR5内存;PCIe客户端逻辑通过PCIe IO部件连接主机内存;所有这些组件都由带宽极高的双向环形总线互连在一起,其中数据环是单向512位带宽,还有双向的地址环(发送读/写命令和内存地址)与确认环(发送流控制和一致性消息),由于模拟实验证实地址环与确认环会在32个核心并行时饱和,最终设计是在每个方向使用2个地址环和2个确认环。英特尔众核架构的计算核心是基于修改版的P54C设计,最初用于Pentium(即80586),指令流水顺序执行,提供4路超线程,该x86架构的电路实现只占内核面积的2%。[17]这利用了x86的技术创造了x86兼容的多核架构可利用已有的并行软件工具。[13]至强融核协处理器核心的一个重要组件是矢量处理单元 (VPU),包括一种新型的512位SIMD指令集,其正式名称为英特尔® 初始众核指令集(英特尔® IMCI)。VPU每周期可执行16路单精度或8路双精度浮点运算。VPU还支持融合乘-加 (FMA) 指令,还可提供整数支持。VPU 还包括扩展数学单元 (EMU),它可执行超越运算,如倒数、平方根和对数,从而支持高带宽矢量式执行这些运算。EMU 通过计算这些函数的多项式近似值进行运算。

L2高速缓存的一致性问题:当某个核心访问它的L2高速缓存发现缺失时,地址请求会通过地址环形总线发送至各核心的标签目录(distributed Tag Directory)。每个核心及标签目录通过一个总线控制器(ring stop)与环形总线项连。如果请求的数据块位于另一个核心的L2高速缓存中,那么转发请求会通过地址环形总线发送至该核心的L2高速缓存,随后在数据环形总线上传输该数据块给发出请求的核心的L2高速缓存。如果请求的数据并未存在于任何核心的L2高速缓存中,那么最初的核心将请求的内存地址发送给协处理器的各个内存控制器。

电源管理:一个核心的4条超线程全部停止,该核心立即进入C1节电状态;在任何时间,都可关闭或开启任意数量核心的电源。当所有核心未检测到活动,标签目录、互连、二级高速缓存和内存控制器都转入节电状态C6。主机驱动程序可让该协处理器处于更深度的睡眠状态或空闲状态,其中所有非核心的电源开启,GDDR 处于自我刷新模式,PCIe 逻辑处于唤醒的等待状态,GDDR-IO部件的功耗极低。

程序设计工具包括OpenMPOpenCL[18]Cilk/Cilk Plus与英特尔的专门版的Fortran, C++编译器[19]与数学库。[20]Knights Corner指令集的文档可从英特尔网站获得。[21][22][23]

不计客户定制化产品,至强融核第一代共有3100/5100/7100等型号,分别有57/60/61个核心及6GB/8GB/16GB的片上GDDR5记亿体,1 TFlops/1.01 TFlops/1.2TFlops双精度浮点计算,240/320/352 GB/sec的内存带宽,300W/225W/300W的TDP功耗。[24][25][26]每款型号按散热器的不同,包括主动式、被动式和没有散热器,主动式(A)指有风扇,被动式(P)则只有一块很大的散热片,没有散热器(X)需要配合水冷使用。

研究者的评测表明,至强融核发挥其计算效力需要简单的数据结构与高度并行;如果编译器驱动的并行或向量化失败,则难以在至强融核上编程。[27]

2011年6月,SGI宣布利用英特尔的众核架构开发高性能计算产品。[28]

2011年9月,得克萨斯先进计算中心 (TACC)英语Texas Advanced Computing Center宣布用Knights Corner加速卡建成了10 petaFLOPS "Stampede"超级计算机,提供8 petaFLOPS计算能力。[29]该超级计算机还将使用下一代的Knights Landing众核加速卡把峰值计算速度提升为至少15 PetaFLOPS"。[30][31]

2012年6月18日在汉堡召开的国际超级计算大会英语International Supercomputing Conference上,英特尔宣布把众核架构的系列处理器家族的商品名为英特尔志强融核[32][32][33][34][35][36][37][38]

The Xeon Phi uses the 22 nm process size.[24][25][26]The Xeon Phi 3100 will be priced at under US$2,000 while the Xeon Phi 5110P will have a price of US$2,649 and Xeon Phi 7120 at US$4129.[24][25][26] On June 17, 2013, the Tianhe-2 supercomputer was announced[39]by TOP500 as the world's fastest. It uses Intel Ivy Bridge Xeon and Xeon Phi processors to achieve 33.86 petaFLOPS.

2012年11月12日,英特尔正式宣布至强融核产品在2013年上半年开始上市销售,5100P售价2149$,3100售价2000$。具有类似CPU的编程能力,可使用与其他英特尔至强E5处理器的编程语言、开发工具、技术与并行模型。[24][25][26][40]在绿色500强列表中使用该产品的一个系统成为最有功率效能的计算机。[41][42][43]

2012年6月5日,英特尔发布了关于Knights Corner的开源软件与文档。[44]

2012年6月,Cray公司宣布在Cascade系统上使用22 nm制程的Knight's Corner加速卡。[45][46]

2012年6月,ScaleMP英语ScaleMP发布了使用Knight's Corner的虚拟化软件,允许Knight's Corner执行老的MMX/SSE指令并访问无线的主机内存。[47]

2013年6月,国家超级计算广州中心发布天河二号成为世界最快的超级计算机。[39]使用了英特尔的Ivy Bridge 微架构的至强E5 2692v2型号的12核处理器与至强融核31S1P的57核协处理器,获得了33.86 petaFLOPS。[48]

产品列表

Xeon Phi
X100 系列
订购代码 核心数
(执行绪)
时脉 (MHz) L2
快取
记忆体 双精度浮点运算效能峰值(GFLOPS) TDP
(W)
散热方式 封装方式 发表时间 发售价格(美金)
基础时脉 Turbo时脉 系统 通道数 频宽(GB/s)
Xeon Phi 3110X[49] SE3110X 061 (244) 1053 - 30.5 MB 06 GB
GDDR5 ECC
6x
Dual Channel
240 1028 300 Bare Board PCIe 2.0 x16 Card ??? ???
08 GB 8x 320
Xeon Phi 3120A页面存档备份,存于互联网档案馆[50] SC3120A 057 (228) 1100 - 28.5 MB 06 GB 6x 240 1003 300 Fan/Heatsink June 17, 2013 $1695
Xeon Phi 3120P页面存档备份,存于互联网档案馆[51] SC3120P 057 (228) 1100 - 28.5 MB 06 GB 6x 240 1003 300 Passive Heatsink June 17, 2013 $1695
Xeon Phi 31S1P[52] BC31S1P 057 (228) 1100 - 28.5 MB 08 GB 8x 320 1003 270 Passive Heatsink June 17, 2013 $1695
Xeon Phi 5110P页面存档备份,存于互联网档案馆[53] SC5110P 060 (240) 1053 - 30,0 MB 08 GB 8x 320 1011 225 Passive Heatsink Nov 12, 2012 $2649
Xeon Phi 5120D页面存档备份,存于互联网档案馆[54] SC5120D 060 (240) 1053 - 30,0 MB 08 GB 8x 352 1011 245 Bare Board SFF 230-Pin Card June 17, 2013 $2759
BC5120D
Xeon Phi SE10P[55] SE10P 061 (244) 1100 - 30.5 MB 08 GB 8x 352 1074 300 Passive Heatsink PCIe 2.0 x16 Card Nov. 12, 2012 ???
Xeon Phi SE10X[56] SE10X 061 (244) 1100 - 30.5 MB 08 GB 8x 352 1074 300 Bare Board Nov. 12, 2012 ???
Xeon Phi 7110P[57] SC7110P 061 (244) 1250 ??? 30.5 MB 16 GB 8x 352 1220 300 Passive Heatsink ??? $5399 ?
Xeon Phi 7110X[58] SC7110X 061 (244) 1250 ??? 30.5 MB 16 GB 8x 352 1220 300 Bare Board ??? $5399 ?
Xeon Phi 7120A页面存档备份,存于互联网档案馆[59] SC7120A 061 (244) 1238 1333 30.5 MB 16 GB 8x 352 1208 300 Fan/Heatsink April 6, 2014 $4235
Xeon Phi 7120D页面存档备份,存于互联网档案馆[60] SC7120D 061 (244) 1238 1333 30.5 MB 16 GB 8x 352 1208 270 Bare Board SFF 230-Pin Card March ??, 2014 $4235
Xeon Phi 7120P页面存档备份,存于互联网档案馆[61] SC7120P 061 (244) 1238 1333 30.5 MB 16 GB 8x 352 1208 300 Passive Heatsink PCIe 2.0 x16 Card June 17, 2013 $4129
Xeon Phi 7120X页面存档备份,存于互联网档案馆[62] SC7120X 061 (244) 1238 1333 30.5 MB 16 GB 8x 352 1208 300 Bare Board June 17, 2013 $4129

第二代产品

第二代至强融核的研发代号Knights Landing,[30]使用14 nm制程英语14 nanometer,2013年6月17日公布。[48]有两种形式:协处理器与主处理器。Knights Landing最多有72颗Airmont英语Airmont (microarchitecture)(Atom)内核,每核4线程,[63][64]最大支持384 GB of DDR4 RAM与8–16 GB of stacked 3D MCDRAM。每核有2个512位向量单元,支持AVX-512F (AVX3.1) SIMD指令与英特尔AVX-512 Conflict Detection Instructions (CDI), Intel AVX-512 Exponential and Reciprocal Instructions (ERI), Intel AVX-512 Prefetch Instructions (PFI), 以及全套的x86指令集除了Transactional Synchronization Extensions英语Transactional Synchronization Extensions指令。[65]Knights Landing的TDP为160至215 W。

产品列表

Xeon Phi
7200 系列
订购编号 核心数
(执行绪)
时脉 (MHz) L2
快取
记忆体 双精度浮点运算效能峰值 TDP
(W)
脚位 发表时间 产品编号 发售价格(美金)
基础时脉 Turbo时脉 类型 频宽(GB/s)
Xeon Phi 7210页面存档备份,存于互联网档案馆[66] SR2ME (B0) 64 (256) 1300 1500 32 MB
16 GB 8-Channel 3D MCDRAM;
384 GB 6-channel DDR4-2133
400+ GB/s MCDRAM; 102,4 GB/s DDR4
2662
GFLOPS
215
SVLCLGA3647
June 20,
2016
HJ8066702859300 $2438
SR2X4 (B0)
Xeon Phi 7210F页面存档备份,存于互联网档案馆[67] SR2X5 (B0) 230 HJ8066702975000 $2707
Xeon Phi 7230页面存档备份,存于互联网档案馆[68] SR2MF (B0) 215 HJ8066702859400 $3710
SR2X3 (B0)
Xeon Phi 7230F页面存档备份,存于互联网档案馆[69] SR2X2 (B0) 230 HJ8066702269002 $4039
Xeon Phi 7250页面存档备份,存于互联网档案馆[70] SR2MD (B0) 68 (272) 1400 1600 34 MB 3046
GFLOPS[71]
215 HJ8066702859200 $4876
SR2X1 (B0)
Xeon Phi 7250F页面存档备份,存于互联网档案馆[72] SR2X0 (B0) 230 HJ8066702268900 $5260
Xeon Phi 7290页面存档备份,存于互联网档案馆[73] SR2WY (B0) 72 (288) 1500 1700 36 MB 3456
GFLOPS
245 HJ8066702974700 $6254
Xeon Phi 7290F页面存档备份,存于互联网档案馆[74] SR2WZ (B0) 260 HJ8066702975200 $6703

第三代产品

第三代众核产品的代号为Knights Hill,英特尔在超级计算14(SC14)上首次发布细节。采取14 nm制程,包含60至72颗基于Silvermont Atom改进版的核心,每核4路超线程。 intel Phi 已停产。[75]2017年上市销售。(没上市)(2019/1/10)

竞争产品

参见

参考文献

  1. ^ Timothy Prickett Morgan. Intel slaps Xeon Phi brand on MIC coprocessors. theregister.co.uk. June 18, 2012 [July 6, 2014]. (原始内容存档于2015-02-05). 
  2. ^ Charlie Demerjian, New from Intel: It's Mini-Cores!, www.theinquirer.net (The Inquirer), July 3, 2006 [2015-02-05], (原始内容存档于2012-04-27) 
  3. ^ Ryan Smith, Intel Kills Larrabee GPU, Will Not Bring a Discrete Graphics Product to Market\, www.anandtech.com (AnandTech), May 25, 2010 [2015-02-05], (原始内容存档于2012-06-20) 
  4. ^ Tony Bradley, Intel 48-Core "Single-Chip Cloud Computer" Improves Power Efficiency, www.pcworld.com (PCWorld), December 3, 2009 [2015-02-05], (原始内容存档于2012-04-27) 
  5. ^ Intel Research : Single-Chip Cloud Computer, techresearch.intel.com (Intel), [2015-02-05], (原始内容存档于2012-04-20) 
  6. ^ Ben Ames, Intel Tests Chip Design With 80-Core Processor, www.pcworld.com (IDG News), February 11, 2007 [2015-02-05], (原始内容存档于2012-01-17) 
  7. ^ 存档副本. [2015-08-27]. (原始内容存档于2015-02-05). 
  8. ^ Intel’s Teraflops Research Chip (PDF), download.intel.com (Intel), [2015-02-05], (原始内容存档 (PDF)于2012-10-09) 
  9. ^ Anton Shilov, Intel Details 80-Core Teraflops Research Chip, www.xbitlabs.com (Xbit laboratories), February 12, 2007, (原始内容存档于2015年2月5日) 
  10. ^ 10.0 10.1 Rupert Goodwins, Intel unveils many-core Knights platform for HPC, www.zdnet.co.uk (ZDNet), June 1, 2010 [2015-02-05], (原始内容存档于2011-11-28) 
  11. ^ Intel News Release : Intel Unveils New Product Plans dor High-Performance Computing, www.intel.com (Intel), May 31, 2010 [2015-02-05], (原始内容存档于2012-08-28) 
  12. ^ 12.0 12.1 Mike Giles, Runners and riders in GPU steeplechase (PDF), people.maths.ox.ac.uk, June 24, 2010: 8–10 [2015-02-05], (原始内容存档 (PDF)于2012-03-29) 
  13. ^ 13.0 13.1 13.2 13.3 Gareth Halfacree, Intel pushes for HPC space with Knights Corner, www.thinq.co.uk (Net Communities Limited, UK), June 20, 2011 [2015-02-05], (原始内容存档于2011-10-05) 
  14. ^ Intel Many Integrated Core Architecture (PDF), www.many-core.group.cam.ac.uk (Intel), December 2010, (原始内容 (PDF)存档于2012-04-02) 
  15. ^ Rick Merritt, OEMs show systems with Intel MIC chips, www.eetimes.com (EE Times), June 20, 2011 [2015-02-05], (原始内容存档于2012-10-05) 
  16. ^ Tom R. Halfhill, Intel Shows MIC Progress, www.linleygroup.com (The Linley Group), July 18, 2011 [2015-02-05], (原始内容存档于2012-04-02) 
  17. ^ Hruska, Joel. Intel’s 50-core champion: In-depth on Xeon Phi. ExtremeTech. Ziff Davis, Inc. July 30, 2012 [December 2, 2012]. (原始内容存档于2015-02-05). 
  18. ^ Rick Merritt, OEMs show systems with Intel MIC chips, www.eetimes.com (EE Times), June 20, 2011 [2015-02-05], (原始内容存档于2012-10-05) 
  19. ^ Efficient Hybrid Execution of C++ Applications using Intel(R) Xeon Phi(TM) Coprocessor, arXiv:1211.5530 [cs.DC], November 23, 2012 [2015-02-05], (原始内容存档于2017-01-27) 
  20. ^ News Fact Sheet: Intel Many Integrated Core (Intel MIC) Architecture ISC'11 Demos and Performance Description (PDF), newsroom.intel.com (Intel), June 20, 2011, (原始内容 (PDF)存档于2012年3月24日) 
  21. ^ Intel® Many Integrated Core Architecture (Intel MIC Architecture) - RESOURCES (including downloads). Intel. [January 6, 2014]. (原始内容存档于2012-06-20). 
  22. ^ Intel Xeon Phi Coprocessor Instruction Set Architecture Reference Manual (PDF). Intel. September 7, 2012 [January 6, 2014]. (原始内容存档 (PDF)于2013-05-11). 
  23. ^ Intel® Developer Zone: Intel Xeon Phi Coprocessor. Intel. [January 6, 2014]. (原始内容存档于2015-02-04). 
  24. ^ 24.0 24.1 24.2 24.3 IntelPR. Intel Delivers New Architecture for Discovery with Intel® Xeon Phi™ Coprocessors. Intel. November 12, 2012 [December 12, 2012]. (原始内容存档于2012-11-30). 
  25. ^ 25.0 25.1 25.2 25.3 Agam Shah. Intel ships 60-core Xeon Phi processor. Computerworld. November 12, 2012 [December 12, 2012]. (原始内容存档于2013-03-12). 
  26. ^ 26.0 26.1 26.2 26.3 Johan De Gelas. The Xeon Phi at work at TACC. AnandTech. November 14, 2012 [December 12, 2012]. (原始内容存档于2012-12-12). 
  27. ^ Fang, Jianbin; Sips, Henk; Zhang, Lilun; Xu, Chuanfu; Yonggang, Che; Varbanescu, Ana Lucia. 2014 ACM/SPEC International Conference on Performance Engineering (PDF). 2014 [December 30, 2013]. (原始内容 (PDF)存档于2015-02-05).  |chapter=被忽略 (帮助)
  28. ^ Andrea Petrou, SGI wants Intel for super supercomputer, news.techeye.net, June 20, 2011, (原始内容存档于2011年9月16日) 
  29. ^ "Stampede's" Comprehensive Capabilities to Bolster U.S. Open Science Computational Resources, www.tacc.utexas.edu (Texas Advanced Computing Center), September 22, 2011 [2015-02-05], (原始内容存档于2012-08-05) 
  30. ^ 30.0 30.1 Stampede: A Comprehensive Petascale Computing Environment (PDF). IEEE Cluster 2011 Special Topic. [November 16, 2011]. (原始内容 (PDF)存档于2012年9月26日). 
  31. ^ Johan De Gelas. Intel's Xeon Phi in 10 Petaflops supercomputer. AnandTech. September 11, 2012 [December 12, 2012]. (原始内容存档于2012-11-25). 
  32. ^ 32.0 32.1 Radek. Chip Shot: Intel Names the Technology to Revolutionize the Future of HPC - Intel® Xeon® Phi™ Product Family. Intel. June 18, 2012 [December 12, 2012]. (原始内容存档于2012-06-21). 
  33. ^ Prickett Morgan, Timothy, Intel slaps Xeon Phi brand on MIC coprocessors, 222.theregister.co.uk, June 18, 2012 [2015-02-05], (原始内容存档于2015-02-05) 
  34. ^ Intel Corporation, Latest Intel(R) Xeon(R) Processors E5 Product Family Achieves Fastest Adoption of New Technology on Top500 List, www.marketwatch.com, June 18, 2012 [2015-02-05], (原始内容存档于2012-06-20), Intel(R) Xeon(R) Phi(TM) is the new brand name for all future Intel(R) Many Integrated Core Architecture based products targeted at HPC, enterprise, datacenters and workstations. The first Intel(R) Xeon(R) Phi(TM) product family member is scheduled for volume production by the end of 2012 
  35. ^ Raj Hazra. Intel® Xeon® Phi™ coprocessors accelerate the pace of discovery and innovation. Intel. June 18, 2012 [December 12, 2012]. (原始内容存档于2012-10-29). 
  36. ^ Rick Merritt. Cray will use Intel MIC, branded Xeon Phi. EETimes. June 18, 2012 [December 12, 2012]. (原始内容存档于2012-06-22). 
  37. ^ Terrence O'Brien. Intel christens its 'Many Integrated Core' products Xeon Phi, eyes exascale milestone. Engadget. June 18, 2012 [December 12, 2012]. (原始内容存档于2015-02-05). 
  38. ^ Jeffrey Burt. Intel Wraps Xeon Phi Branding Around MIC Coprocessors. EWeek. June 18, 2012 [December 12, 2012]. [失效链接]
  39. ^ 39.0 39.1 TOP500 - June 2013. TOP500 - June 2013. TOP500. [June 18, 2013]. (原始内容存档于2013-06-14). 
  40. ^ Intel Delivers New Architecture for Discovery with Intel® Xeon Phi™ Coprocessors. Intel. [June 21, 2013]. (原始内容存档于2012-11-30). 
  41. ^ The Green500 List - November 2012. Green500. [June 21, 2013]. (原始内容存档于2013年5月16日). 
  42. ^ Yam, Marcus, Intel's Knights Corner: 50+ Core 22nm Co-processor, www.tomshardware.com (Tom's Hardware), November 16, 2011 [November 16, 2011] 
  43. ^ Sylvie Barak, Intel unveils 1 TFLOP/s Knights Corner, www.eetimes.com (EE Times), November 16, 2011 [November 16, 2011], (原始内容存档于2012-10-25) 
  44. ^ James Reinders, Knights Corner: Open source software stack, Intel, June 5, 2012 [2015-02-05], (原始内容存档于2012-06-10) 
  45. ^ Merritt, Rick, Cray will use Intel MIC, branded Xeon Phi, www.eetimes.com, June 8, 2012 [2015-02-05], (原始内容存档于2012-06-22) 
  46. ^ Latif, Lawrence, Cray to support Intel's Xeon Phi in Cascade clusters, www.theinquirer.net, June 19, 2012 [2015-02-05], (原始内容存档于2012-06-22) 
  47. ^ ScaleMP vSMP Foundation to Support Intel Xeon Phi, www.ScaleMP.com (ScaleMP), June 20, 2012 [2015-02-05], (原始内容存档于2013-05-20) 
  48. ^ 48.0 48.1 Intel Powers the World's Fastest Supercomputer, Reveals New and Future High Performance Computing Technologies. [June 21, 2013]. (原始内容存档于2013-06-22). 
  49. ^ Intel SE3110X Xeon Phi 3110X Knights Corner 6GB Coprocessor-No Cooling -SabrePC.com -SabrePC.com. www.sabrepc.com. [2017-02-22]. (原始内容存档于2017-02-22) (英语). 
  50. ^ Intel® Xeon Phi™ Coprocessor 3120A (6GB, 1.100 GHz, 57 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-11). 
  51. ^ Intel® Xeon Phi™ Coprocessor 3120P (6GB, 1.100 GHz, 57 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-16). 
  52. ^ Intel Xeon Phi 31S1P - BC31S1P. www.cpu-world.com. [2017-02-22]. (原始内容存档于2017-02-22). 
  53. ^ Intel® Xeon Phi™ Coprocessor 5110P (8GB, 1.053 GHz, 60 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-10). 
  54. ^ Intel® Xeon Phi™ Coprocessor 5120D (8GB, 1.053 GHz, 60 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-10). 
  55. ^ Intel Xeon Phi SE10P. www.cpu-world.com. [2017-02-22]. (原始内容存档于2017-02-23). 
  56. ^ Intel Xeon Phi SE10X. www.cpu-world.com. [2017-02-22]. (原始内容存档于2017-02-22). 
  57. ^ Intel SC7110P Xeon Phi 7110P Knights Corner Coprocessor -SabrePC.com -SabrePC.com. www.sabrepc.com. [2017-02-22]. (原始内容存档于2017-02-22) (英语). 
  58. ^ Intel SC7110X Xeon Phi 7110X Knights Corner Coprocessor -SabrePC.com -SabrePC.com. www.sabrepc.com. [2017-02-22]. (原始内容存档于2017-02-22) (英语). 
  59. ^ Intel® Xeon Phi™ Coprocessor 7120A (16GB, 1.238 GHz, 61 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-11). 
  60. ^ Intel® Xeon Phi™ Coprocessor 7120D (16GB, 1.238 GHz, 61 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-11). 
  61. ^ Intel® Xeon Phi™ Coprocessor 7120P (16GB, 1.238 GHz, 61 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-10). 
  62. ^ Intel® Xeon Phi™ Coprocessor 7120X (16GB, 1.238 GHz, 61 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-10). 
  63. ^ 存档副本. [2015-02-05]. (原始内容存档于2015-04-11). 
  64. ^ Sebastian Anthony, Intel unveils 72-core x86 Knights Landing CPU for exascale supercomputing, ExtremeTech, November 26, 2013 [2015-02-05], (原始内容存档于2013-11-28) 
  65. ^ James Reinders, AVX-512 Instructions, Intel, July 23, 2013 [2015-02-05], (原始内容存档于2015-03-31) 
  66. ^ Intel® Xeon Phi™ Processor 7210 (16GB, 1.30 GHz, 64 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-12). 
  67. ^ Intel® Xeon Phi™ Processor 7210F (16GB, 1.30 GHz, 64 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-23). 
  68. ^ Intel® Xeon Phi™ Processor 7230 (16GB, 1.30 GHz, 64 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-10). 
  69. ^ Intel® Xeon Phi™ Processor 7230F (16GB, 1.30 GHz, 64 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-10). 
  70. ^ Intel® Xeon Phi™ Processor 7250 (16GB, 1.40 GHz, 68 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-06). 
  71. ^ Intel® Xeon Phi™ Processors. Intel. [2017-02-25]. (原始内容存档于2017-02-24). 
  72. ^ Intel® Xeon Phi™ Processor 7250F (16GB, 1.40 GHz, 68 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-21). 
  73. ^ Intel® Xeon Phi™ Processor 7290 (16GB, 1.50 GHz, 72 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-10). 
  74. ^ Intel® Xeon Phi™ Processor 7290F (16GB, 1.50 GHz, 72 core) Product Specifications. Intel® ARK (Product Specs). [2017-02-22]. (原始内容存档于2017-02-10). 
  75. ^ John O'Donnell, Intel Reveals Details of Next-Gen Xeon Phis, Unveils Fast Fabric, Slashdot Media, November 20, 2014, (原始内容存档于2015年1月10日) 
  76. ^ Jon Stokes. Intel takes wraps off 50-core supercomputing processor plans. Ars Technica. June 20, 2011 [2015-02-05]. (原始内容存档于2012-09-26). 

外部链接